LCOV - code coverage report
Current view: top level - util/simd - fd_sse_vi.h (source / functions) Hit Total Coverage
Test: cov.lcov Lines: 66 74 89.2 %
Date: 2024-11-14 11:55:10 Functions: 15 119 12.6 %

Function Name Sort by function name Hit count Sort by hit count
fd_aes_gcm_x86.c:vi_bcast_pair 0
fd_aes_gcm_x86.c:vi_bcast_wide 0
fd_aes_gcm_x86.c:vi_extract_variable 0
fd_aes_gcm_x86.c:vi_insert_variable 0
fd_aes_gcm_x86.c:vi_ld 0
fd_aes_gcm_x86.c:vi_ldu 0
fd_aes_gcm_x86.c:vi_max_all 0
fd_aes_gcm_x86.c:vi_min_all 0
fd_aes_gcm_x86.c:vi_rol 0
fd_aes_gcm_x86.c:vi_rol_variable 0
fd_aes_gcm_x86.c:vi_rol_vector 0
fd_aes_gcm_x86.c:vi_ror 0
fd_aes_gcm_x86.c:vi_ror_variable 0
fd_aes_gcm_x86.c:vi_ror_vector 0
fd_aes_gcm_x86.c:vi_st 0
fd_aes_gcm_x86.c:vi_stu 0
fd_aes_gcm_x86.c:vi_sum_all 0
fd_chacha20_sse.c:vi_bcast_pair 0
fd_chacha20_sse.c:vi_bcast_wide 0
fd_chacha20_sse.c:vi_extract_variable 0
fd_chacha20_sse.c:vi_insert_variable 0
fd_chacha20_sse.c:vi_ld 0
fd_chacha20_sse.c:vi_ldu 0
fd_chacha20_sse.c:vi_max_all 0
fd_chacha20_sse.c:vi_min_all 0
fd_chacha20_sse.c:vi_rol 0
fd_chacha20_sse.c:vi_rol_variable 0
fd_chacha20_sse.c:vi_rol_vector 0
fd_chacha20_sse.c:vi_ror 0
fd_chacha20_sse.c:vi_ror_variable 0
fd_chacha20_sse.c:vi_ror_vector 0
fd_chacha20_sse.c:vi_st 0
fd_chacha20_sse.c:vi_stu 0
fd_chacha20_sse.c:vi_sum_all 0
fd_reedsol_pi.c:vi_bcast_pair 0
fd_reedsol_pi.c:vi_bcast_wide 0
fd_reedsol_pi.c:vi_extract_variable 0
fd_reedsol_pi.c:vi_insert_variable 0
fd_reedsol_pi.c:vi_ld 0
fd_reedsol_pi.c:vi_ldu 0
fd_reedsol_pi.c:vi_max_all 0
fd_reedsol_pi.c:vi_min_all 0
fd_reedsol_pi.c:vi_rol 0
fd_reedsol_pi.c:vi_rol_variable 0
fd_reedsol_pi.c:vi_rol_vector 0
fd_reedsol_pi.c:vi_ror 0
fd_reedsol_pi.c:vi_ror_variable 0
fd_reedsol_pi.c:vi_ror_vector 0
fd_reedsol_pi.c:vi_st 0
fd_reedsol_pi.c:vi_stu 0
fd_reedsol_pi.c:vi_sum_all 0
test_sse_16x8.c:vi_bcast_pair 0
test_sse_16x8.c:vi_bcast_wide 0
test_sse_16x8.c:vi_extract_variable 0
test_sse_16x8.c:vi_insert_variable 0
test_sse_16x8.c:vi_ld 0
test_sse_16x8.c:vi_ldu 0
test_sse_16x8.c:vi_max_all 0
test_sse_16x8.c:vi_min_all 0
test_sse_16x8.c:vi_rol 0
test_sse_16x8.c:vi_rol_variable 0
test_sse_16x8.c:vi_rol_vector 0
test_sse_16x8.c:vi_ror 0
test_sse_16x8.c:vi_ror_variable 0
test_sse_16x8.c:vi_ror_vector 0
test_sse_16x8.c:vi_st 0
test_sse_16x8.c:vi_stu 0
test_sse_16x8.c:vi_sum_all 0
test_sse_2x64.c:vi_bcast_pair 0
test_sse_2x64.c:vi_bcast_wide 0
test_sse_2x64.c:vi_extract_variable 0
test_sse_2x64.c:vi_insert_variable 0
test_sse_2x64.c:vi_ld 0
test_sse_2x64.c:vi_ldu 0
test_sse_2x64.c:vi_max_all 0
test_sse_2x64.c:vi_min_all 0
test_sse_2x64.c:vi_rol 0
test_sse_2x64.c:vi_rol_variable 0
test_sse_2x64.c:vi_rol_vector 0
test_sse_2x64.c:vi_ror 0
test_sse_2x64.c:vi_ror_variable 0
test_sse_2x64.c:vi_ror_vector 0
test_sse_2x64.c:vi_st 0
test_sse_2x64.c:vi_stu 0
test_sse_2x64.c:vi_sum_all 0
test_sse_4x32.c:vi_extract_variable 0
test_sse_4x32.c:vi_insert_variable 0
test_sse_4x32.c:vi_ld 0
test_sse_4x32.c:vi_ldu 0
test_sse_4x32.c:vi_rol_vector 0
test_sse_4x32.c:vi_ror_vector 0
test_sse_4x32.c:vi_st 0
test_sse_4x32.c:vi_stu 0
test_sse_common.c:vi_bcast_pair 0
test_sse_common.c:vi_bcast_wide 0
test_sse_common.c:vi_max_all 0
test_sse_common.c:vi_min_all 0
test_sse_common.c:vi_rol 0
test_sse_common.c:vi_rol_variable 0
test_sse_common.c:vi_rol_vector 0
test_sse_common.c:vi_ror 0
test_sse_common.c:vi_ror_variable 0
test_sse_common.c:vi_ror_vector 0
test_sse_common.c:vi_sum_all 0
test_sse_4x32.c:vi_bcast_pair 196608
test_sse_4x32.c:vi_bcast_wide 196608
test_sse_4x32.c:vi_max_all 196608
test_sse_4x32.c:vi_min_all 196608
test_sse_4x32.c:vi_sum_all 196608
test_sse_4x32.c:vi_rol 4194304
test_sse_4x32.c:vi_ror 4194304
test_sse_4x32.c:vi_rol_variable 6291456
test_sse_4x32.c:vi_ror_variable 6291456
test_sse_common.c:vi_ld 71761971
test_sse_common.c:vi_st 71761971
test_sse_common.c:vi_extract_variable 287047884
test_sse_common.c:vi_insert_variable 287047884
test_sse_common.c:vi_ldu 287047884
test_sse_common.c:vi_stu 287047884

Generated by: LCOV version 1.14